El kit de desarrollo de 100G, Stratix® V GX Edition permite una evaluación detallada de diseños de 100G al hacer posible:

  • Compatibilidad con interfaces de línea de 10G/40G y 100G mediante módulos ópticos.
  • Compatibilidad con aplicaciones que requieren interfaces de memoria externas, mediante bancos de memoria DDR3 de 6x32 bits y QDRII BL2 de 1x36 y 1x18 bits.
  • Utilizar interfaces del lado del sistema mediante dos pares de conectores FCI AirMax
  • Análisis completo de la ruta de datos del lado de la línea (módulos ópticos) al lado del sistema (conector AirMax).
  • Evaluar el desempeño del transceptor de hasta 12,5 Gbps.
  • Verificar el cumplimiento de la conexión al medio físico (PMA) con Ethernet de 10G/40G/100G, Interlaken, CEI-6G/11G/11G y otros estándares importantes.
  • Validar la interoperabilidad entre módulos ópticos como SFP, SFP+, QSFP y CFP.

Nota:

El comprador declara que es un desarrollador de productos, un desarrollador de software o un integrador de sistemas y reconoce que este producto es un kit de evaluación que no está autorizado por la FCC, que está disponible solo para la evaluación y el desarrollo de software y que no puede ser revendido.

Contenido del kit de desarrollo

El kit de desarrollo 100G, Stratix® V GX Edition tiene las siguientes características:

  • Placa de desarrollo Stratix® V GX
  • Dispositivo presentado: 5SGXEA7N2F45C2N
  • EPM210F324C3N, MAX® II CPLD de 324 pines
  • Configuración de FPGA
  • Configuración pasiva rápida en paralelo (FPP)
  • Almacenamiento flash de 1 Gb para dos imágenes de configuración (de fábrica y de usuario)
  • Cable USB-Blaster™ II integrado para utilizar con el software Intel® Quartus® Prime Programmer, Nios® II y la consola del sistema
  • Cabezal JTAG para cable USB-Blaster externo
  • Memoria
  • Doce DDR3 SDRAM de 2 Gb
  • Dos QDR II SRAM de 72 Mb
  • Entrada/salida de usuario general
  • Cuatro botones pulsadores de usuario
  • Dos interruptores DIP
  • Ocho LEDs de usuario
  • LCD de dos líneas de caracteres
  • Diez LEDs de estado de configuración
  • Componentes e interfaces
  • PHY Ethernet 10/100/100 y toma RJ-45
  • 48 canales de transceptor
  • Dos canales para la interfaz SMA
  • Cuatro canales para la interfaz SFP+
  • Ocho canales para la interfaz QSFP
  • 10 canales para la interfaz CFP
  • 24 canales para la interfaz Interlaken
  • Circuito de medición de temperatura
  • Temperatura de matriz
  • Alimentación
  • Entrada CC de 19V
  • Conector tipo barril de 2,5 mm para entrada de alimentación de CC
  • Interruptor deslizante de encendido/apagado
  • Circuito de medición de energía integrado
  • Software de diseño Intel® Quartus® Prime, Development Kit Edition (DKE)
  • Licencia para utilizar la versión completa del software de diseño Intel® Quartus® Prime por un año.