Debido a un problema en la plataforma de referencia del kit de desarrollo Arria® 10 GX FPGA (a10_ref), es posible que vea algunos errores al abrir board.qsys y generar su sistema Qsys.
Ejemplo de mensajes de error:
Error: board.pipe_stage_host_ctrl.m0: alt_pr.avmm_slave no puede estar en 0xcfb0 (se aceptan 0xcf80 o 0xcfc0)
Error: board.pipe_stage_host_ctrl.m0: version_id.s (0xcfc0.. 0xcfc3) se alt_pr.avmm_slave (0xcfb0. 0xcfef)
Para evitar este problema, puede cambiar la dirección de alt_pr.avmm_slave utilizando Qsys y, a continuación, aplicar la misma modificación a linux64/driver/hw_pcie_constants.h con un editor de texto.
Por ejemplo, puede elegir 0xcf00 como la dirección de alt_pr.avmm_slave.
Este problema está programado para solucionarse en una versión futura del SDK de Intel® FPGA para OpenCL™.