Intel Agilex® 7 FPGA - Diseño de instrucciones personalizadas CRC en Nios® procesador V/g

Intel Agilex® 7 FPGA - Diseño de instrucciones personalizadas CRC en Nios® procesador V/g

791051
9/6/2023

Introducción

Este diseño demuestra el algoritmo de verificación de redundancia cíclica (CRC) utilizando la función de instrucciones personalizadas del procesador Nios® V/g con Agilex™ 7 FPGA kit de desarrollo de la serie F.

Detalles de diseño

Familia de dispositivos

FPGA Intel® Agilex™ 7 serie F 014 (R24B) AGFB014R24B2E2V

Edición de Quartus

Intel® Quartus® Prime Pro Edition

Versión de Quartus

23.3

Otras etiquetas

Validado en Quartus y Board

Núcleos de IP (5)
Núcleo de la IP Categoría del núcleo de la IP
NIOS V/g soft processor core Embedded Processor
On Chip RAM Other
JTAG UART Other
Custom PE CRC Other
In-System Sources & Probes Intel FPGA IP Debug

Descripción detallada

Un motor de procesamiento (PE) que realiza el algoritmo CRC se conecta al procesador Nios® V/g mediante la interfaz de instrucciones personalizada. La versión actual de la interfaz de instrucciones personalizadas del procesador Nios® V/g admite operaciones de hasta 32 bits.



Consulte el documento para obtener más detalles sobre el diseño.

Preparar la plantilla de diseño en la GUI del software Quartus Prime

Nota: Después de descargar el ejemplo de diseño, debe preparar la plantilla de diseño. El archivo descargado tiene la forma de un archivo <proyecto>.par que contiene una versión comprimida de sus archivos de diseño (similar a un archivo .qar) y metadatos que describen el proyecto. La combinación de esta información es lo que constituye un archivo <proyecto>.par. Simplemente puede hacer doble clic en el archivo <proyecto>.par y Quartus iniciará ese proyecto.

Detalles de diseño

Familia de dispositivos

FPGA Intel® Agilex™ 7 serie F 014 (R24B) AGFB014R24B2E2V

Edición de Quartus

Intel® Quartus® Prime Pro Edition

Versión de Quartus

23.3

Otras etiquetas

Validado en Quartus y Board