Soporte para ISP de Corelis
Corelis Inc. es un proveedor líder mundial de sistemas de prueba de escaneo de límites (BST) IEEE Standard 1149.1 (JTAG) basados en PC. Corelis ofrece soluciones completas para probar placas individuales, pruebas en paralelo y programación de dispositivos en el sistema, y sistemas completos utilizando técnicas de escaneo de límites. Los sistemas están disponibles para diseño y depuración, fabricación y servicio y soporte de campo. Una variedad de opciones de sistema están disponibles, incluyendo soluciones de escritorio, así como soluciones portátiles para su uso en el campo con computadoras portátiles.
Los productos Corelis admiten la programación JTAG en el sistema de CDPLD, FPGA, memorias flash y EEPROM serie, con soporte completo para Intel® FPGA MAX® II, MAX 7000, MAX 3000 y dispositivos de configuración compatibles con programabilidad en el sistema (ISP) a través de la interfaz JTAG, incluidos aquellos dispositivos que cumplen con IEEE 1532. Los dispositivos Intel FPGA se pueden programar rápida y fácilmente utilizando un archivo de prueba y lenguaje de programación estándar (STAPL) (.jam),un archivo de código de byte de atasco (.jbc) o un archivo de formato vectorial serie (.svf) que se puede generar automáticamente mediante el paquete de software Quartus® II o cualquier software de desarrollo anterior que admita esta capacidad.
Para obtener más información sobre los productos de prueba y programación de escaneo de límites de Corelis y otras herramientas y servicios, visite el sitio web de Corelis.
El contenido de esta página es una combinación de traducción humana e informática del contenido original en inglés. Este contenido se ofrece únicamente para su conveniencia y como información general, y no debe considerarse como completo o preciso. Si existe alguna contradicción entre la versión en inglés de esta página y la traducción, la versión en inglés será la que sirva de referencia. Consulte la versión en inglés de esta página.