Guías de usuario de Intel® Quartus® Prime Pro y software estándar
Las guías de usuario profesionales y estándares se han dividido en 16 y 15 guías de usuario, respectivamente. Cada guía del usuario cubre un tema específico y está diseñada para ayudarlo a encontrar de manera fácil y eficiente la información que necesita para ver su diseño hasta la finalización.
de la | edición | deltítulo de la guía del usuario | no. |
---|---|---|---|
1. | Empezar | Presenta las características básicas, los archivos y el flujo de diseño del software Intel Quartus Prime Pro Edition, incluida la administración de Intel Quartus los proyectos de Prime Pro Edition y la propiedad intelectual (IP), consideraciones iniciales de planificación de diseño y la migración de proyectos de versiones de software anteriores. | |
2. | Diseñador de plataformas | Describe cómo crear y optimizar sistemas mediante la herramienta de integración de sistemas Platform Designer, que simplifica la integración de núcleos de PI personalizados en su proyecto. La diseñadora de plataformas genera automáticamente lógica de interconexión para conectar las funciones y los subsistemas de PI. | |
3. | Recomendaciones de diseño | Describe las mejores prácticas de diseño para el diseño FPGAs con el software Intel Quartus Prime Pro Edition. Los estilos de codificación HDL y las prácticas de diseño síncrono pueden afectar de forma significativa el desempeño del diseño. Seguir los estilos de codificación HDL recomendados garantiza que la síntesis del software Intel Quartus Prime Pro Edition implemente de manera óptima su diseño en el hardware. | |
4. | Compilador | Describe cómo instalar, ejecutar y optimizar para todas las etapas del compilador de software Intel Quartus Prime Pro Edition. El compilador procesa, coloca y enruta su diseño antes de generar un archivo de programación de dispositivos. | |
5. | Optimización del diseño | Describe la configuración, las herramientas y las técnicas del software Intel Quartus Prime Pro Edition que puedes utilizar para lograr el máximo desempeño de diseño en FPGAs Intel®. Las técnicas incluyen optimizar la lista de redes de diseño, abordar las cadenas críticas que limitan la estimulación y el cierre de temporización, y la optimización del uso de los recursos del dispositivo. | |
6. | Programador | Describe el funcionamiento del programador del software Intel Quartus Prime Pro Edition, que le permite configurar FPGAs Intel y programar CPLD y dispositivos de configuración mediante una conexión con un Intel FPGA Download Cable. | |
7. | Diseño basado en bloques | Describe los flujos de diseño basados en bloques, también conocidos como flujos de diseño modulares o de diseño de derivación. Estos flujos avanzados permiten la conservación de los bloques de diseño (o lógica que comprende un ejemplo de diseño en lugar de un ejemplo de diseño) dentro de un proyecto, y la reutilización de los bloques de diseño en otros proyectos. | |
8. | Reconfiguración parcial | Describe la reconfiguración parcial, un flujo de diseño avanzado que le permite reconfigurar una parte del FPGA dinámicamente, mientras el diseño FPGA restante sigue funcionando. Define varias personas para una región de diseño determinada sin afectar el funcionamiento en otras áreas. | |
9. | Simulación de terceros | Describe la compatibilidad de simulación de diseño a nivel de PUERTA y RTL con herramientas de simulación de terceros de Aldec*, Cadence*, Mentor Graphics* y Synopsys* que le permiten verificar el comportamiento del diseño antes de programar dispositivos. Incluye compatibilidad con simuladores, flujos de simulación y Intel FPGA IP de simulación. | |
10. | Síntesis de terceros | Describe la compatibilidad con la síntesis opcional de su diseño en herramientas de síntesis de terceros por Mentor Graphics y Synopsys. Incluye pasos de flujo de diseño, descripciones de archivos generados y pautas de síntesis. | |
11. | Herramientas de depuración | Describe una cartera de herramientas de depuración de diseño de software Intel Quartus Prime Pro Edition en el sistema para la verificación en tiempo real de su diseño. Estas herramientas proporcionan visibilidad mediante el enrutamiento (o "tapping") de las señales en el diseño para depurar la lógica. Estas herramientas incluyen la consola del sistema, el analizador lógico Signal Tap, el kit de herramientas de transceptores, el editor de contenido de memoria en el sistema y el editor de fuentes y sondas en el sistema. | |
12. | Analizador de temporización | Explica los principales del análisis estático de la sincronización y el uso del analizador de sincronización de software Intel Quartus Prime Pro Edition, una potente herramienta de análisis de sincronización al estilo de ASIC que valida el desempeño de temporización de toda la lógica en su diseño utilizando una restricción, análisis y metodología de creación de informes estándar de la industria. | |
13. | Análisis y optimización de energía | Describe las herramientas de análisis de energía del software Intel Quartus Prime Pro Edition que permiten una estimación precisa del consumo de energía del dispositivo. Calcule el consumo de energía de un dispositivo para desarrollar presupuestos de energía y diseñar fuentes de alimentación, reguladores de voltaje, disipador térmico y sistemas de refrigeración. | |
14. | Restricciones de diseño | Describe las restricciones lógicas y de sincronización que influyen en la manera en que el compilador implementa su diseño, como las asignaciones de pines, las opciones de dispositivo, las opciones lógicas y las restricciones de temporización. Utilice El icono Desplante de interfaz para crear prototipos de implementaciones de interfaz, planificar relojes y definir rápidamente un plano de planta de dispositivos legales. Utilice El efecto Desenlace de pin para visualizar, modificar y validar todas las asignaciones de E/S en una representación gráfica del dispositivo de destino. | |
15. | Herramientas de diseño de PCB | Describe la compatibilidad con herramientas de diseño de PCB de terceros opcionales de Mentor Graphics and Cadence. También incluye información sobre análisis de integridad de señal y simulaciones con los modelos HSPICE y IBIS. | |
16. | Scripting | Describe el uso de Tcl y secuencias de comandos de línea de comandos para controlar el software Intel Quartus Prime Pro Edition y para realizar una amplia gama de funciones, como administrar proyectos, especificar restricciones, ejecutar análisis de compilación o temporización o generar informes. |
El contenido de esta página es una combinación de traducción humana e informática del contenido original en inglés. Este contenido se ofrece únicamente para su conveniencia y como información general, y no debe considerarse como completo o preciso. Si existe alguna contradicción entre la versión en inglés de esta página y la traducción, la versión en inglés será la que sirva de referencia. Consulte la versión en inglés de esta página.