Verilog HDL: RAM síncrono de doble reloj

author-image

Por

Este ejemplo describe un diseño de RAM sincrónica de reloj doble de 64 bits x 8 bits con diferentes direcciones de lectura y escritura en Verilog HDL. Las herramientas de síntesis pueden detectar diseños de RAM síncrona de reloj doble en el código HDL y inferir automáticamente las megafunciones de altsyncram o altdpram, dependiendo de la arquitectura del dispositivo de destino.

Figura 1. Diagrama de nivel superior de RAM síncrono de reloj doble.

Descargue los archivos utilizados en este ejemplo:

El uso de este diseño se rige por los términos y condiciones del Contrato de licencia de ejemplo de diseño de Intel®y están sujetos a ellos .

La Tabla 1 enumera los puertos en el diseño de RAM sincrónica del reloj doble.

El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.