Actualización remota del sistema a través de UART basada en el procesador Nios® II con EPCQ

Recomendado para:

  • Dispositivo: Cyclone® V

  • Quartus®: v16.0

author-image

Por

El ejemplo de diseño implementa características de configuración remota básicas en sistemas basados en Nios II con EPCQ para Cyclone® dispositivo FPGA V E. La interfaz UART se utiliza para proporcionar la funcionalidad de configuración remota. El terminal UART le permite cargar nuevos diseños de FPGA para hardware y software del usuario, al mismo tiempo que también puede activar la reconfiguración de la imagen de fábrica a la imagen del usuario a través del terminal UART.

Utilizando este ejemplo de diseño

Este diseño se ejecuta en Cyclone V E FPGA Development Kit. Para ejecutar este ejemplo, descargue el paquete de instalación en la Tienda de diseño. Siga las instrucciones de la Guía de referencia para ejecutar el diseño.

Especificaciones de diseño

El diseño contiene los siguientes componentes:

  • PLL
  • Actualización remota
  • Controlador flash en serie
  • JTAG UART
  • Procesador Nios II de 2a Generación
  • Memoria en el chip (RAM o ROM)
  • PIO (E/S paralela)
  • Controlador de reinicio
  • Periférico con IDENTIFICACIÓN del sistema
  • UART (puerto serie RS-232)

Diagrama de bloques

El contenido de esta página es una combinación de traducción humana e informática del contenido original en inglés. Este contenido se ofrece únicamente para su conveniencia y como información general, y no debe considerarse como completo o preciso. Si existe alguna contradicción entre la versión en inglés de esta página y la traducción, la versión en inglés será la que sirva de referencia. Consulte la versión en inglés de esta página.