Ejemplo de diseño de sistemas de Nios® II de perfiles

author-image

Por

En el ejemplo de diseño de Sistemas de Nios II de definición de perfiles se muestran diferentes maneras de medir el desempeño de un sistema Nios II mediante el uso de GNU Profiler, el componente del temporizador de intervalos de marca de tiempo y el componente del contador de desempeño. El GNU Profiler se puede utilizar para identificar las áreas de código que consumen más tiempo en el procesador. Los componentes del temporizador de intervalos y del contador de desempeño se pueden utilizar para analizar los cuellos de botella funcionales del sistema.

Este diseño se proporciona para los siguientes kits de desarrollo Intel®:

  • Kit de evaluación integrada Nios II, Cyclone® III Edición
  • Kit de desarrollo de sistemas integrados, Cyclone III Edición
  • Kit de desarrollo Stratix® IV GX FPGA

Utilizando este ejemplo de diseño

Para ejecutar este ejemplo, descargue el ejemplo de diseño estándar de Ethernet Nios II y profiler_software_examples.zip. A continuación, siga las instrucciones de Definición de perfiles Nios II Sistemas.

El uso de este diseño se rige por y está sujeto a los términos y condiciones del Intel® FPGA Contratode licencia de diseño de referencia de hardware .

El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.