ID del artículo: 000092752 Tipo de contenido: Fe de erratas Última revisión: 11/04/2023

¿Por qué los dispositivos Intel Agilex® 7 no pueden reconfigurar después de que el reloj de referencia PLL del sistema F-tile tenga una pérdida temporal?

Entorno

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descripción

    Debido a un problema en el software Intel® Quartus® Prime Pro Edition versión 23.1 y anteriores, si el reloj de referencia PLL del sistema F-tile experimenta la discontinuidad o condición de pérdida temporal, es posible que observe que el Intel Agilex® dispositivo 7 no logra reconfigurar.

    Intel recomienda proporcionar un reloj de referencia estable durante el funcionamiento del diseño una vez que esté disponible el reloj de referencia para el sistema F-tile PLL.

    Si no puede adherirse a esto, debe volver a configurar el dispositivo.

    Resolución

    Para evitar este problema, debe intentar configurar el dispositivo de nuevo si falla la primera reconfiguración.

    Este problema se resolverá en una versión futura del software Intel® Quartus® Prime Pro Edition.

    Productos relacionados

    Este artículo se aplica a 1 productos

    FPGAs y FPGAs de sistema integrado en chip Intel® Agilex™ 7 serie F

    El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.