Identificador del artículo: 000092261 Tipo de contenido: Solución de problemas Última revisión: 02/22/2023

¿Por qué se produce una infracción de ancho de impulso mínimo al utilizar un Intel® Stratix® 10 o un dispositivo de FPGA Intel Agilex® 7 dedicados REFCLK_GXB pin para temporizar la refclk de una IOPLL?

Medio ambiente

  • Intel® Quartus® Prime Pro Edition
  • IOPLL FPGA Intel® IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descripción

    Debido a un problema en el software Intel® Quartus® Prime Pro Edition, es posible que vea una infracción de ancho de impulso mínimo en el pin de refclk de pll cuando se utiliza un pin REFCLK_GXB dedicado para temporizar la refclk de una IOPLL.

    El objetivo de la infracción de ancho de impulso mínimo por lo general será ~inputFITTER_INSERTED_FITTER_INSERTED~fpll_c0_div

     

     

    Resolució