ID del artículo: 000090281 Tipo de contenido: Resolución de problemas Última revisión: 09/05/2022

¿Por qué se corrompen los paquetes de datos XTS durante el entrelazado de perfiles de GCM y XTS cuando se utiliza la Intel® FPGA Hard IP criptográfica simétrica?

Entorno

  • Intel® Quartus® Prime Pro Edition
  • Interfaces
  • OS Independent family

    BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descripción

    Debido a un problema en el software Intel® Quartus® Prime Pro Edition versión 21.4 y posteriores, los paquetes de datos XTS se pueden corromper cuando las claves y los datos se entrelazan de forma independiente en canales durante la entrelazación de perfiles de GCM y XTS cuando se utiliza la Intel® FPGA Hard IP criptográfica simétrica.

    Resolución

    Solución alternativa para el modo de 1x512 bits:

    Programe datos con claves antes de entrelazar y enviar unminimum de un  ciclo de datos con cada ciclo de programación clave.

    Resolución para el modo de 2 x 256 bits:

    Se eliminó la compatibilidad con el modo de 2x 256 bits de Intel® Quartus® Prime Pro Edition Versión 22.1 y posterior.

    Productos relacionados

    Este artículo se aplica a 1 productos

    FPGAs y FPGAs de sistema integrado en chip Intel® Agilex™

    El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.