ID del artículo: 000085870 Tipo de contenido: Resolución de problemas Última revisión: 31/12/2022

¿Por qué Intel® Stratix® 10 EPE o QPA reportan una menor potencia de DSP cuando se crean instancias de DSPs en el modo 27 x 27?

Entorno

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descripción

    Debido a un problema en el EPE (Early Power Estimator) y QPA (Quartus Power Analyzer), es posible que vea la potencia de DSP mejorada cuando se crea una instancia de DSPs en el modo 27x27, pero los números de entrada son solo 9 o 12 bits. Los multiplicadores 9x9 y 12x12 se manejan correctamente en otros modos DSP.

    Resolución

    Para solucionar este problema, cree una instancia de los SSD en el modo 18x18 cuando los números de entrada son 9 o 12 bits, ya que los QPA y EPE proporcionan una estimación precisa de la energía en el modo 18 x 18.

    Productos relacionados

    Este artículo se aplica a 1 productos

    FPGA de SoC y FPGA Intel® Stratix® 10

    El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.