ID del artículo: 000080844 Tipo de contenido: Resolución de problemas Última revisión: 20/02/2023

¿Por qué el simulador ModelSim* se detiene inesperadamente al simular el ejemplo de diseño de Intel® FPGA IP ethernet 25G con "habilitar la conmutación de velocidad dinámica 10G/25G"?

Entorno

  • Intel® Quartus® Prime Pro Edition
  • Ethernet FPGA IP Intel® de 25G
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problema crítico

    Descripción

    Debido a un problema con la Intel® FPGA IP de Ethernet de 25G en la Intel® Quartus® Prime Pro Edition Software versión 18.1, el ejemplo de diseño con "habilitar la conmutación de velocidad dinámica 10G/25G" seleccionada podría detenerse inesperadamente en el simulador ModelSim*.

    ModelSim se detiene en las siguientes etapas de simulación:

    • # Cambio al modo 25G: inicio de reconfiguración de 25 G
    • # Cambio a modo 25G: Final de reconfiguración de 25 G
    • #Waiting para la alineación con RX

     

    Resolución

    Para solucionar este problema, modifique run_vsim.do del ejemplo de diseño en el siguiente directorio:

    • alt_e25s10_0_example_design\example_testbench\run_vsim.do

    En run_vsim.do, busque "elab" y reemplace por "elab_debug"

    • al elab_debug

    Este problema está programado para ser solucionado en una versión futura del software Intel® Quartus® Prime Pro Edition.

     

     

    Productos relacionados

    Este artículo se aplica a 1 productos

    FPGA de SoC y FPGA Intel® Stratix® 10

    El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.