Identificador del artículo: 000055894 Tipo de contenido: Instalación y configuración Última revisión: 08/24/2021

Cómo actualizar el firmware de la memoria Intel® Optane™ persistente utilizando Intel® Intelligent Power Node Manager

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Resumen

Opción de actualizar el firmware Intel® Optane™ PMem con el Intel® Intelligent Power Node Manager.

Descripción
  • Está el comando Trigger Proxy Access que se puede utilizar para actualizar el dispositivo AEP. Después Intel® Intelligent Power Node Manager para implementarlo funciona. El dispositivo AEP se puede actualizar.  Relacionado con el byte 5 del comando, hay un campo de índice DIMM, que es igual a la dirección SMBus. Cuando este es 0, todos los dispositivos AEP deben ejecutar el comando proveniente de BMC, pero, en realidad, no lo hace, ¿por qué?
  • El protocolo de SMBus, cuando la dirección de SMBus es 0, significa transmisión. Todos los dispositivos en el SMbus deben ejecutar este comando y devolver un resultado. ¿El dispositivo DIMM AEP admite este mecanismo?
Resolución

Utilizando Intel® Intelligent Power Node Manager especificación de interfaz externa con IPMI, hay una opción para utilizar algunos comandos de PROXY PECI DE OEM IPMI, en esos comandos hay el código 49h (Acceso a proxy disparador). Se utiliza para actualizar el Intel® Optane™ de la memoria persistente.

Información adicional

El SMBus se ha seleccionado en función del controlador de memoria que se haya seleccionado. Los valores posibles son 0 y 1, ya que hay dos controladores de memoria por paquete.

Byte 4: Identificador de lectura

  • 00h : Datos de tensión en el módulo DCPMM
  • 01h – Actualización de FW del módulo DCPMM
NotaDespués de utilizar la actualización de FW del módulo DCPMM, es obligatorio obtener el comando Get Readings (4Ah) para comprobar si el funcionamiento es correcto.

Otros , reservados

  • Bytes 5:N– Sub ID de lectura
    • Para lecturas de ID = 00h:
  • Byte 5
    • [7] - Reservado
    • [6] - Identificador de bus SMBus - los valores válidos son: cero y uno: la CPU admite dos controladores de memoria y a cada uno de ellos se le asigna un bus
    • [5:3] – Índice DIMM (parte de 3 bits de la dirección de SMBus denominada SA).
    • [2:0] – número de CPU (a partir de 0).

Intel® SPS FW admite hasta 8 zócalos para la generación actual de plataforma.

Descargo de responsabilidades

1

Todas las publicaciones y el uso de los contenidos de este sitio están sujetos a los Términos de uso de Intel.com.

El contenido de esta página es una combinación de traducción humana e informática del contenido original en inglés. Este contenido se ofrece únicamente para su conveniencia y como información general, y no debe considerarse como completo o preciso. Si existe alguna contradicción entre la versión en inglés de esta página y la traducción, la versión en inglés será la que sirva de referencia. Consulte la versión en inglés de esta página.