Intel® Stratix® 10 FPGAs y dispositivo de sistema integrado en chip FPGA

Los FPGAs y dispositivo de sistema integrado en chips de Intel® Stratix® 10 ofrecen ventajas innovadoras en desempeño, eficiencia energética, densidad e integración de sistemas. Con la revolucionaria arquitectura Intel® Hyperflex™ FPGA y construidos combinando la tecnología Embedded Multi-Die Interconnect Bridge (EMIB) patentada de Intel, Advanced Interface Bus (AIB) y una creciente cartera de chipsets, los dispositivos Intel® Stratix® 10 ofrecen hasta 2X ganancias de desempeño en comparación con los FPGA de alto desempeño de la generación anterior.1

Consulte también: Software de diseño Intel® Stratix® 10 FPGA, Tienda de diseño, Descargas, Comunidad y Soporte

Intel® Stratix® 10 FPGAs y dispositivo de sistema integrado en chip FPGA

Aceleración de centros de datos

Exclusivo de los dispositivos Intel® Stratix® 10

  • Primeros dispositivos FPGA compatibles con Intel® Ultra Path Interconnect (UPI) para una conexión coherente directa al procesador escalable Intel® Xeon®.
  • FPGA PCIe* IP dura con configuración hasta Gen4 x16 a 16 Gbps.
  • La arquitectura Intel® Hyperflex™ FPGA ofrece un desempeño de hasta 1 GHz, lo que permite avances en el procesamiento computacional.
  • El bloque DSP de punto flotante de precisión simple reforzado, que cumple con el estándar IEEE 754, ofrece un desempeño flotante de clase GPU a una fracción de la energía.
  • Bloque de tensor de IA endurecido ajustado para multiplicaciones comunes de matriz-matriz o vector-matriz en aplicaciones de aceleración de IA que dan como resultado hasta 143 INT8 TOPS o 286 INT4 TOPS.3
  • Soluciones seguras en la nube utilizando las funciones de seguridad.

Conexión por cable

Puente y agregación

Exclusivo de los dispositivos Intel® Stratix® 10

  • fMAX a más de 700 MHz utilizando la arquitectura Intel® HyperFlex™ FPGA que permite 400G Ethernet.
  • La ruta de datos de 512 bits de ancho que funciona con el doble de desempeño permite IP de tamaño medio en comparación con las arquitecturas convencionales.

Interconexión OTN/centro de datos

Muxponder de 400 Gbit/s para funciones Metro/DCI

Conmutador/multipondedor de 2,4 Tbit/s para DCI

Exclusivo de los dispositivos Intel® Stratix® 10

  • La integración heterogénea del sistema en paquete (SiP) 3D de los mosaicos del transceptor brinda soporte de backplane de 30 G con una ruta a velocidades de datos de 58 G.
  • La arquitectura Intel® Hyperflex™ FPGA permite el doble de desempeño, lo que da como resultado una reducción significativa del tamaño de IP.
  • El bloque DSP de punto flotante de precisión simple reforzado, que cumple con el estándar IEEE 754, ofrece un desempeño flotante de clase GPU a una fracción de la energía.
  • Soluciones seguras en la nube utilizando las funciones de seguridad.

Radar

Exclusivo de los dispositivos Intel® Stratix® 10

  • Hasta 10 TFLOPS de desempeño de punto flotante de precisión simple compatible con IEEE 754 ofrece un desempeño de clase GPU a una fracción de la energía.
  • Cubre fMAX hasta 1 GHz que permite un procesamiento de haces de alto desempeño.

Prototipos y Emulación ASIC

Exclusivo de los dispositivos Intel® Stratix® 10

  • La densidad más alta permite a los clientes escalar la solución de creación de prototipos y emulación.
  • Los recuentos de E/S más altos brindan flexibilidad para la partición del diseño en múltiples FPGA.
  • Readback y writeback IP mejora la productividad de depuración.

Ciberseguridad

Detección y prevención de intrusiones en la red

Exclusivo de los dispositivos Intel® Stratix® 10

  • fMAX sobre 900 MHz permite la supervisión de todos los protocolos compatibles a velocidades de línea.
  • El procesador ARM* Cortex*-A53 permite la interfaz directa con el software de TI existente.
  • La reconfiguración parcial y la plataforma OpenCL* permiten actualizaciones de reglas sencillas.

Información sobre productos y rendimiento

1

Comparison based on Stratix® V vs. Intel® Stratix® 10 using Intel® Quartus® Prime Pro 16.1 Early Beta. Stratix® V Designs were optimized using 3 step optimization process of Hyper-Retiming, Hyper-Pipelining, and Hyper-Optimization in order to utilize Intel® Stratix® 10 architecture enhancements of distributed registers in core fabric. Designs were analyzed using Intel® Quartus® Prime Pro Fast Forward Compile performance exploration tool. For more details, refer to Intel® Hyperflex™ FPGA Architecture Overview White Paper: https://www.intel.com/content/dam/www/programmable/us/en/pdfs/literature/wp/wp-01220-hyperflex-architecture-fpga-socs.pdf. Actual performance users will achieve varies based on level of design optimization applied. Tests measure performance of components on a particular test, in specific systems. Differences in hardware, software, or configuration will affect actual performance. Consult other sources of information to evaluate performance as you consider your purchase. For more complete information about performance and benchmark results, visit www.intel.es/benchmarks.

2OpenCL* y el logotipo de OpenCL* son marcas registradas de Apple Inc. utilizadas por Khronos con autorización.
3

De acuerdo con estimaciones internas de Intel.
Las pruebas miden el rendimiento de los componentes en una prueba concreta y en sistemas específicos. Las diferencias en la configuración, el hardware o el software afectarán al rendimiento real. Consulte otras fuentes de información para evaluar el rendimiento si considera realizar la compra. Para obtener información más completa sobre los resultados del análisis de rendimiento, visita http://www.intel.es/benchmarks.
Las tecnologías Intel® pueden requerir la activación de hardware, software o de servicios.
Ningún producto o componente es completamente seguro.
Los resultados se han estimado o simulado. Sus costes y resultados pueden variar.
© Intel Corporation. Intel, el logotipo Intel y otras marcas Intel son marcas comerciales de Intel Corporation o de sus filiales. Puede haber otras marcas y nombres que pertenezcan a terceros.