Modo Básico

Tabla 1. Modos básicos de 3G/6G y bloques de PCS

Características del transceptor

Stratix® V
GT, GX, GS FPGAs

Stratix® IV
GT, GX FPGAs

FPGA Stratix® II GX

Arria® II
GX, GZ FPGAs

Arria® V
GX, GT FPGAs

FPGA Cyclone® IV GX

Velocidades de los datos (Gbps)

de 0,6 a 8,5

de 0,6 a 8,5
(Stratix IV GT, Stratix IV GX)

De 0,6 a 6,375 pulgadas.

De 0,6 a 6,375 pulgadas.

De 0,6 a 10,375 pulgadas.

0,6” a 3,125”

Vinculación del canal en modo básico

No

Reloj de referencia posible (MHz)

De 50,0:00 a 622,08:00

De 50,0:00 a 622,08:00

De 50,0:00 a 622,08:00

De 50,0:00 a 622,08:00

27 a 710

de 5,0 a 472,5

Ancho del autobús de la FPGA (bits)

8, 10, 16, 20, 32, 40

8, 10, 16, 20, 32, 40

8, 10, 16, 20, 32, 40

8, 10, 16, 20

8, 10, 16, 20, 32, 40, 80

8, 10, 16, 20

8B/10B codificar/decodificar

Máquina de estado de sincronización dedicada

Alineación de palabras

Coincidencia de velocidades

Serializar/deserializar bytes

FIFO de compensación de la fase

Reconfiguración dinámica

Ordenamiento de bytes

Slip de bits único

Tabla 2, Modos básicos de 10G y bloques de PCS

Características del transceptor

FPGAs de Stratix V GT, GX y GS

FPGA Stratix IV GT

Velocidades de los datos (Gbps)

de 9,9 a 12,5

de 9,9 a 11,3

Vinculación del canal en modo básico

Reloj de referencia posible (MHz)

De 50,0:00 a 622,08:00

De 50,0:00 a 622,08:00

Ancho del autobús de la FPGA (bits)

32, 40, 64

40

Alineación de palabras

FIFO de compensación de la fase

Reconfiguración dinámica

Encodificar/decodificar 64B/66B

-

Caja de cambios (reducción/expansión)

-

Sincronización de bloques

-

Recibir un slip de bits

-

Transmitir un slip de bits

-