Revolucione el Procesamiento Digital de Señales para Obtener Flexibilidad, Adaptabilidad y Desempeño
Logre un alto desempeño al tiempo que mantiene la flexibilidad para satisfacer las necesidades actuales de DSP y adáptese sin problemas a los desafíos futuros de IA con el bloque de DSP mejorado con tensores de IA.
Flexibilidad, Adaptabilidad y Desempeño
Los desarrolladores se enfrentan al desafío de elegir soluciones para satisfacer las necesidades actuales y futuras de desempeño y energía, al mismo tiempo que compiten en la revolución de la IA actual. El bloque de DSP mejorado con tensores de IA utiliza el soporte de precisión variable para facilitar la flexibilidad necesaria a fin de cambiar fácilmente entre los distintos tipos de datos. Su precisión permite que los desarrolladores adapten la FPGA a los diversos requisitos de las aplicaciones sin necesidad de modificaciones significativas de hardware. Los tensores de IA incluidos en cada bloque de DSP cuentan con la potencia de procesamiento necesaria para que pueda manejar las cargas de trabajo de IA en dispositivos FPGA de alto desempeño y bajo consumo.
Descubra cómo las Intel® FPGAs con Bloques de DSP Facilitan la Creación de Soluciones
IA
La incorporación revolucionaria de tensores de IA al bloque de DSP tradicional de la FPGA permite el soporte de aplicaciones de IA con operaciones vectoriales y matriciales de alto desempeño en un dispositivo FPGA escalable y eficiente en cuanto a recursos y consumo de energía.
Uso Industrial
Las aplicaciones industriales del DSP, como la robótica, la visión artificial, las soluciones de energía inteligente y las iniciativas de la industria 4.0, requieren sistemas personalizables y flexibles. Estas aplicaciones están bien respaldadas por la aritmética compleja de 16 bits, precisión simple y media precisión en cada bloque de DSP con tensores de IA.
Comunicación Inalámbrica
La flexibilidad que proporciona el soporte de precisión variable integrado en cada bloque de DSP con tensores de IA hace que esta tecnología sea ideal para admitir la amplia gama de soluciones de comunicaciones inalámbricas actuales, cada una con diferentes bandas de frecuencia, anchos de banda, estándares y consideraciones de diseño.
Ejército
Las aplicaciones militares se benefician enormemente con el soporte de punto fijo y flotante de precisión mixta que proporciona el bloque de DSP de precisión variable con tensores de IA, lo que les ofrece a los desarrolladores precisión de desempeño y, al mismo tiempo, control de los recursos y menor consumo de energía.
Primeros Pasos
Intel® FPGA
Conozca más sobre las diferentes Intel® FPGAs con bloques de DSP de precisión variable.
Paso 1
Descargue el software de diseño Intel® Quartus® Prime más reciente. Con la descarga del software de diseño, está disponible un complemento opcional de DSP Builder.
Paso 2
Explore las diferentes propiedades intelectuales de las Intel® FPGAs para el procesamiento de video y visión, detección y corrección de errores, filtros, punto flotante, modulación y demodulación, y transformaciones.
Encuentre núcleos de propiedad intelectual de DSP para Intel® FPGA
Paso 3 (Opcional)
Agregue DSP Builder for Intel® FPGAs, consiga información sobre el soporte de licencias y obtenga un software de prueba de 30 días de MathWorks.
Preguntas frecuentes
Preguntas frecuentes
Un bloque de DSP de precisión variable es un bloque de propiedad intelectual endurecido y eficiente en cuanto a superficie y consumo de energía que equilibra los recursos informáticos con precisión. Cada bloque de DSP se puede configurar de forma independiente o en cascada para escalar y alcanzar un alto rendimiento en el procesamiento.
Por ejemplo, puede admitir una aritmética de punto flotante de precisión simple o el doble de operaciones de media precisión en el mismo hardware. En total, admite operaciones 6xINT9, 2xINT16, 1xCINT16, 2xINT18x19, 1xINT24, 1xINT27, 2xBfloat16, 2xFP16, 2xTFP32 o 1xFP32, todo con el mismo hardware.
Un tensor es un objeto matemático que se utiliza para representar matrices multidimensionales de datos. Los tensores generalizan escalares (0 dimensiones), vectores (1 dimensión) y matrices (2 dimensiones) a matrices de mayor dimensión. En las Intel® FPGAs, se proporcionan tres tensores en cada bloque de DSP y cada uno admite hasta 40 operaciones INT8 por reloj.
El bloque de DSP Intel® con tensores de IA incluye los tensores dentro del bloque de DSP. La ubicación conjunta de las matrices tensoriales dentro del bloque de DSP junto al tejido lógico reduce la necesidad de transferencias de datos y los cuellos de botella, así como las dificultades del proceso de colocación y enrutamiento.