Recursos de las soluciones basadas en modelos

Webcasts y documentos de referencia de diseño

Título Descripción
Análisis independiente de BDTi del flujo de diseño de los puntos flotantes de DSP y del desempeño en las Intel® FPGAs de 28 nm (PDF) Lee una evaluación de la solución de puntos flotantes de Intel® FPGAs por BDTi, una empresa de análisis de tecnología independiente. La evaluación incluye un ejemplo de diseño de puntos flotantes de la matriz, y destaca los resultados del desempeño y de la usabilidad del flujo de herramientas de punto flotante.
División de puntos flotantes correctamente redondeada para las FPGAs con DSP habilitado (PDF) Lee el documento premiado de FPL 2012, sobre las arquitecturas de división de puntos flotantes disponibles en el conjunto de bloques avanzados de DSP Builder.
Uso de las FPGAs de puntos flotantes para DSP en el radar (PDF) Esta documentación técnica describe las ventajas de usar el procesamiento de puntos flotantes en las FPGAs para DSP en las aplicaciones de radares.
Optimice los diseños de control de motores con un flujo de diseño de FPGA integrado (PDF) Esta documentación técnica describe un flujo de diseño que aprovecha la adaptabilidad de las Intel® FPGAs, DSP de precisión variable y las herramientas de diseño de sistema integrado para los diseños de control de motor.
Lograr una TeraFLOPS con las FPGAs de 28 nm (PDF) Esta documentación técnica describe cómo la tecnología de puntos flotantes en las FPGAs no solo es práctica para hoy, sino cómo las tasas de procesamiento de un teraFLOPS son viables y se pueden implementar en un die único de FPGA.
Aprovechar los avances en los núcleos de IP de los puntos flotantes de la FPGA (PDF) Esta documentación técnica explora los núcleos de propiedad intelectual (IP) de los puntos flotantes de Intel® FPGA, que incluyen las funciones básicas y avanzadas, de multiplicación e inversión de la matriz, y de transformación rápida de Fourier (FFT).
Flujo de diseño de los puntos flotantes basado en hardware Esta documentación de DesignCon 2011 habla de los problemas de los puntos flotantes, y presenta una implementación óptima del procesamiento de los mismos.
Ventajas del control de motor basado en la FPGA Este documento describe un sistema de control de motores basado en la FPGA.
Implementación del DSP de los puntos flotantes en FPGA (Webcast) Con nuestro nuevo flujo de diseño de puntos flotantes, ahora fácilmente puedes implementar el DSP de puntos flotantes en Intel® FPGAs. Este webcast ofrece una descripción general de cómo nuestro flujo de diseño supera los desafíos de la implementación de los puntos flotantes.
Procesamiento digital de señales para las aplicaciones de los radares: conferencia en IEEE, Long Island, Nueva York, el 15 de marzo de 2011 Este seminario cuenta con una simulación del radar Doppler pulsado de STAP con una implementación de FPGA de soporte, que incluye un modelo de un entorno de un sistema de radar, una implementaión optimizada del procesamiento de STAP de respaldo y una implementación de FPGA.
Cómo lograr cien millones de operaciones de puntos flotantes por segundo en un FPGA Este artículo explica las características de las FPGAs que carecen microprocesadores, y cómo se pueden aprovechar para generar un flujo de puntos flotantes más óptimo y de alto desempeño.
Aspectos básicos del radar: parte 1 Este artículo es la parte 1 de una serie de artículos de cinco partes sobre los fundamentos del radar.
Aspectos básicos del radar: parte 2 Este artículo es la parte 2 de una serie de artículos de cinco partes sobre los fundamentos del radar.
Aspectos básicos del radar: parte 3 Este artículo es la parte 3 de una serie de artículos de cinco partes sobre los fundamentos del radar.
Aspectos básicos del radar: parte 4 Este artículo es la parte 4 de una serie de artículos de cinco partes sobre los fundamentos del radar.
Aspectos básicos del radar: parte 5 Este artículo es la parte 5 de una serie de artículos de cinco partes sobre los fundamentos del radar.